Généralités
Les multivibrateurs sont des montages qui permettent de générer en sortie une tension rectangulaire donc les niveaux hauts et bas sont plus ou moins stables.
En fonction de cette stabilité, on distingue:
En fonction de cette stabilité, on distingue:
- Les multivibrateurs astables.
- Les multivibrateurs monostables.
- Les multivibrateurs bistables
Les astables sont des autos-oscillateurs, car ils ne reçoivent aucune impulsion de l'extérieur alors que les monostables et les bistables sont les oscillateurs de déclanchement. Tout multivibrateur comporte obligatoirement les organes suivants:
- Un élément actif (le transistor, l'amplificateur opérationnel, les portes logiques etc.)
- Un organe accumule de l’énergie (le condensateur)
- Un organe qui dissipe de l’énergie (résistance)
En fonction de l'élément actif, on distingue les multivibrateurs à transistor, les multivibrateurs à porte logiques et enfin les multivibrateurs à circuit intégré (NE555 ; 74121).
Les multivibrateurs astables
Un astable ou horloge est un dispositif qui charge d'état spontanément sans qu'il soit nécessaire de lui appliquer une impulsion de commande. Il délivre à sa sortie un signal rectangulaire caractérisé par sa période T et sont rapport cyclique ß=T1/T
T1: durée du niveau haut.
T1: durée du niveau haut.
Les astables à transistor
Rappel sur le fonctionnement du transistor en commutation
On dit qu'un transistor fonctionne en commutation lorsqu'il n'est en équilibre durable qu'à l'état saturé ou à l'état bloqué. Cela signifie que lorsqu'il passe de l'un à l'autre des états, la transition est très rapide. On définit généralement deux temps pour la commutation du transistor.
ton : temps de passage de l'état bloqué à l'état passant.
toff: temps de passage de l'état passant à l'état bloqué.
Ces temps sont faibles de l'ordre de ton=60ns et toff=450ns pour les transistor ordinaires et ton<20ns et toff<40ns pour les transistor de commutation.
ton : temps de passage de l'état bloqué à l'état passant.
toff: temps de passage de l'état passant à l'état bloqué.
Ces temps sont faibles de l'ordre de ton=60ns et toff=450ns pour les transistor ordinaires et ton<20ns et toff<40ns pour les transistor de commutation.
Soit le schéma ci-dessus, le transistor T est dit saturé si les jonctions "base-émetteur" et "base-collecteur" sont polarisées en direct ou d'une manière pratique.
IB>IC/ßmin
ICsat = (VCC-VCEsat)/RC
0V < VCEsat < 0,2V
Or VCESat varie de 0 à 0,2V pour les transistor ordinaires et peut atteindre 1V pour les transistors de puissance d'où VCESat=0
IB = (VBB-VBE)/RB
Plus RB est petit, plus IB est grand. On définit le IB de juste saturation IBJS
IBJS = ISat/ßmin = VCC/RCßmin
Pour une bonne conception, il faut que IB10IBJS. On appelle facteur de saturation de rapport de IB sur IB de juste saturation. Ce rapport doit être supérieur à 10 pour une bonne conception. Le transistor T sera bloqué lorsque les jonctions "base-émetteur" et "base-collecteur" seront polarisées en inverse. D'une façon pratique pour bloquer le transistor, il suffit d'annuler le courant IB pour cela il faut appliquer entre la base et l'émetteur une tension inférieure au seuil VBE=0,7V pour le cas de notre schéma, il faut que VBB<0,7V.
IB>IC/ßmin
ICsat = (VCC-VCEsat)/RC
0V < VCEsat < 0,2V
Or VCESat varie de 0 à 0,2V pour les transistor ordinaires et peut atteindre 1V pour les transistors de puissance d'où VCESat=0
IB = (VBB-VBE)/RB
Plus RB est petit, plus IB est grand. On définit le IB de juste saturation IBJS
IBJS = ISat/ßmin = VCC/RCßmin
Pour une bonne conception, il faut que IB10IBJS. On appelle facteur de saturation de rapport de IB sur IB de juste saturation. Ce rapport doit être supérieur à 10 pour une bonne conception. Le transistor T sera bloqué lorsque les jonctions "base-émetteur" et "base-collecteur" seront polarisées en inverse. D'une façon pratique pour bloquer le transistor, il suffit d'annuler le courant IB pour cela il faut appliquer entre la base et l'émetteur une tension inférieure au seuil VBE=0,7V pour le cas de notre schéma, il faut que VBB<0,7V.
Etude du montage de base
On suppose que au début les condensateurs sont déchargés au moment de la mise sous tension, les deux condensateurs se chargent rapidement à travers RC1 et RC2 et les jonctions "base-émetteur". Les deux transistors T1 et T2 tendent à ce saturer mais un va se saturer avant l'autre. Supposons que se soit T1 qui se sature le premier. Si T1 se sature cela signifie que UCE1=0 l'armature positive de C1 est mise à la masse et on a VC1+UBE2=0 ; UBE2=-VC1. Le transistor T2 se bloque, le condensateur C2 va se charger jusqu'à la valeur VC2=10-0,7=9,3V. Une fois C2 chargé, la saturation de T1 est maintenue à travers RB1
Le condensateur C1 est lentement chargé en inverse à travers la résistance RB2 la tension VC1 passe d'une valeur positive à une valeur négative et va tendre vers -10V mais cette tension ne va jamais atteindre cette valeur. Pour VC1=-0,7V, le transistor T2 va se mettre à conduire et va se saturer, ceci va entraîne que VCE2=0 ; UBE1+VC2=0 ; UBE1=-VC2 et le transistor T1 va se bloquer, le condensateur C1 va se charger rapidement jusqu'à la valeur de 9,3V. Une fois C1 chargé, la saturation de T2 est maintenue à travers RB2.
Le condensateur C2 est lentement chargé en inverse à travers RB1. La tension VC2 passe d'une valeur positive à une valeur négative, lorsque VC2=-0,7V. T1 va se remettre à conduire et le cycle recommence.
Astable à ampli opérationnel
Astable à NE555
Structure et fonctionnement du NE555
Structure
Multivibrateurs bistablesC'est un système qui possède deux états stables. On passe d'un état à l'autre par l'action d'une impulsion de déclenchement. Les multivibrateurs bistables très utilisés dans les calculatrices, ils jouent le rôle de relais à 2 positions. Bistable à transistorFonctionnement:Au début en absence d'une impulsion de déclenchement, un transistor est bloqué et l'autre saturé. Supposons que T1 soit bloqué et T2 saturé. A l'instant t1 on applique la première impulsion, le transistor T1 se sature, ce qui met le collecteur de T1 à la masse et entraîne le blocage de T2. Après la disparition de l'impulsion à l'instant t2, la saturation de T1 est maintenue à travers RC2 et RB1. La tension VS est sensiblement égale à VCC. A l'instant t=t3 on applique une impulsion négative à la base de t1. Le transistor T1 se bloque et le blocage de T1 entraîne la saturation de T2. Après la disparition de l'impulsion, la saturation de T2 est maintenue travers RC1 et RB2. La sortie VS=0 Bistable à ampli opérationnelMultivibrateurs à portes logiquesModèle électrique des familles TTL et CMOSCircuits logique TTLC'est la porte NAND à 2 entrées qui et la porte logique de base de la famille TTL. Pour la série TTL standard (74xx), les caractéristiques sont les suivantes.
La caractéristique de transfert idéalisée VS=f(Ve) Pour les caractéristiques d'entrée et sortie ainsi que les modèles équivalents. Circuit CMOSLa porte inverseuse est la porte de base de la logique CMOS Le courant d'entrée I est très faible de l'ordre de 110PA. Il sera donc souvent négligé, mais lorsque la tension VE<VD ou VE<0 Ce courant croit rapidement, il sera important d'adjoindre à l'entrée inverseuse, une résistance en série pour limiter le courant IE. La caractéristique de transfert est la suivante. Pour les caractéristiques d'entrée et sortie ainsi que les modèles équivalant. Les astables à portes CMOSHypothèse de départ: VC=0 et VS=Vdd S=1 Fonctionnement:
|
Aucun commentaire:
Enregistrer un commentaire